# 平面形高域通過フィルタの設計に関する基礎検討

大島 心平\*1, 中野 アスカ\*2, 和田 光司\*3

A basic study on a design method of a planar high-pass filter

Shinpei OSHIMA, Asuka NAKANO, and Koji WADA

Recently, planar filter technology is very important for wireless communication systems. Therefore, a lot of planar filters are developed and researched worldwide. In this paper, we describe a design method of a planar high-pass filter (HPF) which is based on a theory of the admittance inverter method. The admittance inverters of the HPF are comprised of a short-ended stub and distributed transmission lines. We also design a structure of the planar HPF. This filter assumes that the transmission lines are microstrip lines using a printed circuit board substrate. The frequency characteristics of the HPF are verified by a commercial circuit simulator and a commercial electro-magnetic simulator.

KEYWORDS : high-pass filter, admittance inverter, planar filter, electro-magnetic simulation, circuit simulation.

## 1. まえがき

近年,スマートフォン等に代表される無線通信 機器では,通信の高速化,通信エリアの拡大等の ため,無線通信で用いる周波数帯域の増加が顕著 である。そして,この状況下で,通信の品質を保 つため,必要な周波数帯域の信号を通過させ,不 要な周波数帯域の信号を除去する高周波フィルタ の重要性が益々高まっている。特に,高周波フィ ルタを実現する有効な手段の一つである平面形フ ィルタ技術は,無線通信システムで使用する誘電 体フィルタ,超電導フィルタ等への応用が期待で きるため,その研究開発が活発に進められている <sup>1).2).3)</sup>。以上のような背景を踏まえて,本論文では, アドミタンスインバータを用いた設計法<sup>1).4)</sup>を基 礎にした高周波用平面形 High-pass filter (HPF) の一手法を検討する。

### 2. 高周波用平面形 HPF

本章では、平面形 HPF の設計法について検討 する。ただし、フィルタの設計仕様について検討 ま1に示すように、0.8 GHz を遮断周波数とし、 0.8 GHz 以下の不要な電磁波を除去する仕様とし た。また、今回の検討で想定する上限の周波数は 6 GHz とした。図1に設計仕様に基づいた1段の 原形 LPF<sup>10</sup>を示し、図2に図1より設計したアド ミタンスインバータを用いた1段の HPF の回路

<sup>\*1</sup> 電気電子創造工学科(Dept. of Innovative Electrical and Electronic Engineering), E-mail: s-oshima@oyama-ct.ac.jp

<sup>\*2</sup> 電子制御工学科(Dept. of Electronic Control Engineering) ※平成 25 年 3 月卒業

<sup>\*3</sup> 電気通信大学大学院(Graduated school, The university of electro communications)

を示す。この回路は、インバータを用いた BPF の設計方法<sup>1),4)</sup>を HPF に応用して導出した。図 2に示した回路図より、平面形 HPF を設計する ためには、アドミタンスインバータ及びインダク タを平面形回路で実現する必要があることがわか る。本章では、HPF で用いるアドミタンスインバ ータ及び接地されたインダクタ部を平面形回路で 実現する方法について説明し、次にそれらを組み 合わせて HPF を構成する。

| 表1     | フィルタの仕様    |
|--------|------------|
| 原形 LPF | 1段,バタワース特性 |
| 遮断周波数  | 0.8 GHz    |



図1 原形LPF (g0=g2=1, g1=2) 1)



図2 アドミタンスインバータを用いた HPF

## 2.1 アドミタンスインバータ

本フィルタでは、アドミタンスインバータは、 分布定数伝送線路と先端短絡型スタブを用いた回 路構成を採用した。図3に平面形インバータの回 路図を示す。このインバータは、Dual band BPF を 構成するために提案された方法であり、複数の周 波数でのインバータ動作に適している<sup>30</sup>。また、 フィルタの仕様を基に作製時の加工精度等を考慮 して、インバータの設計値は次のように設定した。

$$\mathbf{J}_{01}^{\rm HPF} = \mathbf{J}_{12}^{\rm HPF} = 0.02236 \tag{1}$$

平面形インバータのパラメータである特性インピ

ーダンスと電気長については、その入力アドミタ ンス Yin を評価し、(1) 式の条件を近似する値に 決めた<sup>3)</sup>。なお、このパラメータの決定において は、回路シミュレータ(Agilent technologies 社 Advanced Design System )を活用した。



図3 平面形インバータ

表2に求めたパラメータの値を示す。また、表 2で示した値で、かつインバータの一方を 50 ohm の抵抗で終端し,回路シミュレータで入力ア ドミタンスを計算した結果を図4に示す。なお、 この評価では理想的なインバータは、(1)式の条 件とアドミタンスインバータの条件式 1)より Yin=0.025 S となる。図4に示した特性より、入 カアドミタンスの実部は0.8 GHzから6 GHzで 設計値である 0.025 S に対して,最大で 0.013 S 程度のばらつきを有していることがわかる。また、 入力アドミタンスの虚部においては、設計値であ る 0.00 S に対して, 0.8 GHz から 6 GHz で最大 で 0.011 S 程度のばらつきを有していることが確 認できる。以上のように、入力アドミタンスの実 部、虚部ともばらつきはあるものの概ね理想のイ ンバータに近い周波数特性で動作していることが 確認できる。

表2 アドミタンスインバータのパラメータ

| $\mathbf{Z}_1$ | 38.62 ohm          |
|----------------|--------------------|
| $\theta_1$     | 118.56° (@2.19GHz) |
| $Z_2$          | 150 ohm            |
| $\theta_2$     | 55.95° (@2.19GHz)  |



図4 平面形インバータの特性

# 2.2 インダクタ

図2に示した回路において,接地されたインダ クタ L<sup>HPF</sup> は,設計仕様とJ<sup>HPF</sup>、J<sup>HPF</sup>の値から 3.979 nH のインダクタンス値に設計する必要が ある。本研究では,平面形回路でこのインダクタ を実現する方法として,先端短絡型スタブを採用 した。図5に先端短絡型スタブの回路を示し,次 式にその入力インピーダンス Zin を示す。

 $Z_{in} = jZ_3 \tan \theta_3$  (2) ただし、式(2)において、 $Z_8$ はスタブの特性イン ピーダンスであり、 $\theta_3$ はスタブの電気長である。 式(2)より電気長が90°以下では、正のリアクタン ス素子として動作することがわかる。設計値であ る 3.979 nH のインダクタをすべての周波数にお いて、先端短絡型スタブで近似するのは難しい。 そこで本検討では、遮断周波数 (0.8 GHz) と想 定している上限の周波数 (6 GHz) の相乗平均で ある 2.19 GHz で同じ入力インピーダンスになる ように設計した。表 3 に設計した先端短絡型スタ ブのパラメータを示す。なお、本パラメータは、 想定する回路基板、加工精度、及び小型形状での 実現等を考慮して決定した。



図5 先端短絡型スタブ

| 表3 | 先端短絡型スタブのパラメータ |
|----|----------------|
|----|----------------|

| $Z_3$ | 150 ohm           |  |
|-------|-------------------|--|
| θ3    | 20.05° (@2.19GHz) |  |

#### 2.3 HPFの設計

2.1節及び2.2節で検討した結果を用いて、平面形 HPFを設計した。図6に設計した HPFの回路構成を示すとともに、図7にその周波数特性を示す。なお、回路の各パラメータは2.1節及び2.2節で設計した値を用いており、GA及びGBは、0.02Sとした。図7に示した特性より、HPFの基本的な周波数特性が得られていることが確認できる。ただし、通過帯域において3.5 GHz や4.5 GHz 近傍などで特性の一部が若干劣化している。劣化の原因については、平面形インバータの特性が設計値に対してある程度のばらつきを持っており、そのことが影響したと考えられる。



図6 HPFの回路構成



図7 図6 で示した HPF の周波数特性

# 3. 電磁界シミュレータによる検証

2章で設計した回路構成を基に,実際に平面

形 HPF の物理構造を設計し、その周波数特性を 電磁界解析することでより精度の高い検証を行っ た。表4に構造設計において想定した FR-4 基板 の諸元を示すとともに、図8に設計した平面形 HPF の構造を示す。ただし、導体部分は銅を想定 している。形状については、115 mm × 35 mm 程度となった。また、線路幅は最小となる部分で 70 µm であり、実際に作製可能な水準で設計でき ている。先端短絡型スタブについては Via hole を 用いて GND プレーンに接地する構造とした。図 9に図8で示した構造体の電気特性を電磁界シミ ュレータ(Agilent technologies 社 Momentum) で解析した結果を示す。図7で示した回路シミュ レーションの結果と良く類似した HPF の基本的 な周波数特性が得られていることが確認できる。

|              | ++++        |
|--------------|-------------|
| <del>7</del> | -月- <b></b> |
| 1X -         |             |

| 比誘電率          | 4.6                     |  |
|---------------|-------------------------|--|
| $\tan \delta$ | 0.01                    |  |
| 基板厚み          | 1.0 mm                  |  |
| 導電率           | 5.8×10 <sup>7</sup> S/m |  |





#### 図8 平面形 HPF の構造



#### 4. まとめ

本論文では、アドミタンスインバータを用いた フィルタ理論に基づいて分布定数線路で平面形 HPFを構成する一手法について検討し、その有効 性を回路及び電磁界シミュレーションで確認した。 今後の課題としては、設計精度を向上させる方法 の検討や実験による検証等が挙げられる。

# 謝辞

本研究における Advanced Design System 及び Momentum 用いたシミュレーションは、アジレ ント・テクノロジー株式会社の協力で行われたも のであり、この場を借りて感謝の意を表します。

#### 参考文献

- 小林禧夫,古神義則,鈴木康夫: "マイクロ波誘電 体フィルタ,"電子情報通信学会,2007.
- 安住壮紀,上野伴希,橋本修: "急峻なスロープ特性 を有する小型マイクロストリップ HPF,"2010 年電子 情報通信学会エレクトロニクスソサイエティ大会, pp. 98, Aug. 2010.
- 奥崎伸彦,和田光司,岩崎俊: "有極形デュアルバン ドBPFの設計に対応したインバータ回路に関する理論 検討, "電子情報通信学会信学技報, MW2006-3, pp. 35-40, June. 2006.
- G. Matthaei, L. Young, and E. M. T. Jones : "Microwave Filters, Impedance-Matching Networks, and Coupling Structures, "Artech House, Norwood, MA, 1980.

【受理年月日 2013年 9月30日】